Silicon-based integrated optical transmitter and receiver devices for on-chip interconnects



石川 靖彦 (Yasuhiko ISHIKAWA, Ph. D.) 豊橋技術科学大学 電気・電子情報工学系 教授 (Professor, Toyohashi University of Technology, Department of Electrical and Electronic Information Engineering) 応用物理学会 IEEE 他

著書: Integrated Photonics for Data Communication Applications, 4. High-speed photodetectors, ed. by M. Glick, L. Liao, and K. Schmidtke (Elsevier, Amsterdam, 2023), pp. 123-158 他 研究専門分野:半導体工学 シリコンフォトニクス

### あらまし

集積回路チップ上で光通信を行うオンチップ光配線 の実現を最終目標とし、光通信波長の1.55 µm 帯で動 作する光送受信デバイスの検討を進めた。シリコンフ オトニクスでデファクト標準となった Ge 受光器(光 - 電気変換)の利用を前提とし、キーデバイスである バルク Si ウェーハ上の光導波路(光配線)と光変調器 (電気-光変換)には Si 系材料あるいは Si とプロセ ス親和性の高い材料に根ざす条件を課した。光導波路 および光変調器を構成する材料(堆積膜)の組み合わ せはいくつか考えられるが、光導波路に SiN<sub>x</sub>、光変調 器に AlN を利用する方法が有力と考えて検討を進め た。反応性スパッタ法による SiN<sub>x</sub> 堆積膜が光導波路 に応用できること、光変調器材料として反応性スパッ タ法による自発配向 AlN の有効性を示唆する結果が 得られたことを述べる。一方、SiN<sub>x</sub>光導波路とGe 受 光器の間の光結合に難があり、さらに検討を行う必要 がある。

### 1. 研究の目的

シリコン情報処理チップの高性能化において、チッ プ内の長距離情報伝送(距離 >~1 mm)に高速・大 容量の光配線を利用することが有効である。本研究で は、オンチップ光配線技術の実現を目標とし、光通信 波長の1.55 µm帯で動作する光送受信デバイスの検討 を進めた。エレクトロニクス用の標準的なバルクSiウ ェーハ上での光デバイス実現が鍵である。シリコンフ オトニクスでデファクト標準となったGe 受光器(光 ー電気変換)の利用を前提とし、キーデバイスである 光導波路(光配線)と光変調器(電気-光変換)には Si系材料あるいはSiとプロセス親和性の高い材料に 根ざす条件を課す必要がある。光導波路および光変調 器を構成する材料(堆積膜)の組み合わせとして、SiN<sub>x</sub> およびAlNが有力と考え、検討を行った。

#### 2. 研究の背景

光通信は情報伝送の遅延が小さく、大容量・低電力 の特長も有する。シリコン情報処理回路において、チ ップ内の長距離情報伝送(>~1mm)が処理能力を制 限する要因の一つとなっており、従来から光配線の利 用がクロック分配やコア間通信の観点で議論されてき た[1·6]。近年は CPU、GPU、メモリ等の個別チップ をインタポーザと呼ばれる基板上に載せてパッケージ 化するチップレット技術の開発が活発化している。光 配線でチップ間を繋ぐ光チップレット[7,8]や光通信 デバイスをパッケージ化する CPO (co-packaged optics) [9,10]も注目されている。一方、チップ内配線 に光を利用するオンチップ光配線は最終形態と言える が技術的に容易でない。要因の一つである光源 (Si 系 材料で実現困難) については、電子回路における「電 源」同様、チップ外に配置すると一旦割り切るとする

(あるいはチップ上に III-V 族レーザー光源をを貼り 合わせる)。ところが、チップ内で光送受信を行うため のデバイス開発も進んでいない。シリコンフォトニク ス<sup>\*1</sup> が過去四半世紀に渡って研究されてきており [11,12]、我々も Ge 集積受光器をはじめとするデバイ ス研究を精力的に行ってきた[13-16]。現状は光ファイ バーの入出力端で利用される光送受信デバイス(光集 積トランシーバ:動作波長 1.3–1.6 µm) への応用が主 体である[17-20]。専用仕様の SOI (Si-on-insulator) ウ ェーハ\*2 が利用されており、上部の単結晶 Si 層を微細 加工することで、Si 光導波路や Si 合分波器といったパ

## Silicon-based integrated optical transmitter and receiver devices for on-chip interconnects

ッシブデバイスを作製できる。Si 光変調器や Ge 受光 器を含めた光デバイスのモノリシック集積<sup>\*3</sup> が実現さ れ、光送受信チップへ応用されている。一方、情報処 理チップへの光配線導入には、エレクトロニクス用の 標準的なバルクウェーハ上に光デバイスを作製する必 要がある。すなわち、Si ウェーハ上の堆積膜に対して 微細加工を行ってデバイスを集積する必要がある。

### 3.研究の方法

Si 基板上にエピタキシャル成長した Ge 層を用いた Si 上 Ge 受光器(光-電気変換:光通信波長帯で動作) [13-16]の利用を前提とし、キーデバイスである光配線 (光導波路)と光変調器(電気-光変換)には Si 系材 料あるいは Si とプロセス親和性の高い材料に根ざす 条件を課すこととした。光導波路および光変調器を構 成する材料(堆積膜)の組み合わせとして、SiN<sub>x</sub>およ び AlN が有力と考え、検討を行った。

#### (1) SiNx光導波路

SOI ウェーハを利用せずに Si 光導波路を作製する には、SiO<sub>2</sub>上の Si 堆積膜を用いる必要がある。Si の 堆積温度は一般にバックエンド工程<sup>\*4</sup>の要求(< ~400°C)よりも高く、また多結晶となるため光導波路 の散乱損失が高い(少なくとも数 dB/cm [21])。SiO<sub>2</sub> 上の非晶質 SiN<sub>x</sub> 堆積膜をサブミクロン細線加工した 低損失光導波路(波長 1.3–1.6  $\mu$ m)を報告している [22,23]。独自の反応性スパッタ法<sup>\*5</sup>を用いて低損失化

(<1 dB/cm) に成功している。200°C 以下の低温プ ロセスであり、バックエンド工程と互換性がある。低 圧化学気相堆積(LP-CVD)法はプロセス温度が 800°C 程度と高くバックエンド工程と整合せず、プラズマ CVD (PE-CVD) 法では原料ガス由来の残留 N-H 結 合に起因する光吸収が 1.5  $\mu$ m 帯に発生する。図 1(a) の赤外吸収スペクトルに示したように、PE-CVD 法に よる SiNx膜(堆積温度 300°C) では約 3300 cm<sup>-1</sup>に N-H 結合に由来する吸収ピークが見られる。一方、反 応性スパッタ SiNx膜 (200°C) では原料に水素が含ま れないため N-H ピークは観測されない (反応性スパ ッタ AlN 膜の結果については後述)。屈折率の波長依 存性の測定結果を図 1(b)に示す。反応性スパッタ SiNx 膜の通信波長帯( $1.3-1.6 \mu m$ )での屈折率は約2.0であり、 $Si_3N_4$ に対する理想値とよく一致した。また測定に用いた PE-CVD 膜の約1.9に比べて高く、より密な膜となっていると考えられる。



図 1 (a) 赤外吸収スペクトル および (b) 屈折率ス ペクトル:反応性スパッタ SiN<sub>x</sub>膜(緑)、PE-CVD SiN<sub>x</sub> 膜(橙)、および反応性スパッタ AlN 膜(赤)

反応性スパッタ SiN<sub>x</sub> 膜を用いて光導波路を作製し た。まず、Si 基板上に SiO<sub>2</sub>膜(下部クラッド: 膜厚 3 µm)を PE-CVD 法により堆積した。さらに SiN<sub>x</sub>膜 (膜厚 560 nm)を反応性スパッタを用いて堆積した。 Si ターゲット(99.999%)を用い、堆積温度は 200°C、 チャンバ圧力は 0.5 Pa、ガス流量比は Ar: N<sub>2</sub>=2:1、 RF 電力は 600 W とした。サンプルからターゲットま での距離は 100 mm とした。なお、図 1 の評価に用い たサンプルと同様な条件である。次に、i 線ステッパお よび反応性イオンエッチングを利用して幅 1000 nm のチャネル光導波路に加工した。最後に SiO<sub>2</sub>層(上部 クラッド)で埋め込んだ。図 2(a)は走査電子顕微鏡 (SEM)による断面観察結果であり、想定通りの構造 が得られていることがわかる。図 2(b)に SiN<sub>x</sub>光導波

## Silicon-based integrated optical transmitter and receiver devices for on-chip interconnects

路の光透過率を光導波路長に対してプロットした結果 を示す。グラフの傾きから伝搬損失として  $3.0 \pm 1.0$ dB/cm が得られた。高精度の電子線 (EB) リソグラフ ィーを用いて作製した SiN<sub>x</sub> 光導波路[23]の伝播損失  $0.6 \pm 0.3$  dB/cm よりも大きい値であるが、実験室レベ ルで十分に利用可能である。



図 2 (a) SiN<sub>x</sub>光導波路の典型的な断面 SEM 像 および (b) 波長 1.55 μm での光透過率の導波路長依存性

(2) 光変調器応用に向けた AlN 薄膜の堆積と評価

SiN<sub>x</sub>は電気的に屈折率や光吸収を制御できないた め光変調器へ応用することは困難である。SiN<sub>x</sub>導波路 と集積可能な光変調器の材料として Si 堆積膜を利用 すると、前述のSi光導波路と同様、バックエンド工程 との不整合(堆積および pn 接合形成の温度)や散乱 損失に課題がある。また、標準的な Mach-Zehnder 干 渉計構造の Si 光変調器では、デバイス長が1 mm 程 度と長い点[24]も課題である\*6。Si以外の材料として、 ここでは反応性スパッタ AIN 膜を検討した。AIN は紫 外発光素子だけでなく、広いバンドギャップ(約 6.2 eV)を生かしたパワーデバイス、さらには圧電性を生 かしたアクチュエータ応用が近年検討されている [25,26]。光変調器応用の報告もある[27,28]。結晶構造 の非対称性により、AlN では電界印加による屈折率変 化が生じる。電気光学(EO)係数として、r<sub>13</sub> = 0.59 pm/V、r<sub>13</sub> = -0.67 pm/V を有する[29]。Mach-Zehnder 干渉計等と組み合わせることで光変調器が実現できる。 高い結晶性が重要であり、しばしば高温熱処理 (>800°C)が適用されてきた。導波損失は低減できる ものの[30]、バックエンド工程と整合しない。そこで、 まず 200°C で堆積した反応性スパッタ AlN 膜の基本 物性を調査した。Al ターゲット (99.999%) を使用し、

Ar/N<sub>2</sub> 混合ガスを用いて反応性スパッタリングを行った。基本的な堆積条件は SiN<sub>x</sub> 堆積時と同様であるが、 RF 電力を 300-600 W まで変化させた。堆積時間は 30 分とした。

RF 電力 600 W で堆積した反応性スパッタ AlN 膜 の断面 SEM 像を図 3(a)に示す。一様な厚さの膜が形 成できていることがわかる。原子間力顕微鏡による観 察の結果、表面粗さの RMS 値は 0.4 nm であり、表面 は原子レベルで平坦であった。図 3(b)に AlN 膜の屈折 率(633 nm)の RF 電力依存性を示す。 RF 電力が高 いほど屈折率が大きくなり、膜の密度が向上している と考えられる。得られた屈折率2.05は、理想値である 2.12 (1.55 µm) [30]に近い値となった。また、図 1(b) に示したように、SiNxと同様な屈折率であることから、 SiNx光導波路と同様なサイズの加工を行うことで光 導波路として機能することがわかる。SiNxと AlN で 屈折率差が小さい点は、両者のデバイス間の光結合の 低損失化にも効果的である。なお、図1(a)に示したよ うに、反応性スパッタ SiNx 膜と同様、N-H 結合に由 来する 1.5 μm 帯での光吸収損失は除外できる。



図 3 (a) 反応性スパッタ AlN 膜の典型的な断面 SEM 像 および (b) 波長 633 nm における屈折率の RF 電 力依存性

### Silicon-based integrated optical transmitter and receiver devices for on-chip interconnects

結晶性に関しては、斜入射 X 線回折(GI-XRD)測 定の結果、反応性スパッタ AIN 膜は多結晶であること がわかった。一方、下地 Si ウェーハの 004 回折ピー クが現れる条件で単結晶 XRD 測定(*ω*-2θスキャン) を行うと、AIN の 0 0 0 2 回折が観測される。従来報 告[25,27]と同様、*c*軸が膜厚方向に自発配向している ことを示している。異方性を有していることは、EO 効 果によって屈折率の電気的制御が可能であることを示 唆しており、光変調器への応用が期待できる。今後、 光導波路を作製するとともに、Mach-Zehnder 干渉計 構造あるいはマイクロリング光共振器構造の光変調器 を作製し、有効性を検証したい。



図 4 AlN 堆積膜の XRD ピーク

(3) SiN<sub>x</sub>光導波路とGe 受光器の光結合

光ー電気変換を行う上で、SiN<sub>x</sub>光導波路とGe 受光 器の光結合の高効率化が重要である。高受光効率かつ 低リーク電流の受光器を実現するためにはGe 層は高 品質である必要があり、Si ウェーハ表面上にエピタキ シャル成長する必要がある。SiN<sub>x</sub>光導波路を伝播した 光をSi 上Ge 受光器へ入射する方法として、図 5(a)の ようにSiN<sub>x</sub>光導波路とGe 層(光吸収層)をウェーハ の同一面上に作り込んでButt結合させることが考え られる。結合部での屈折率差によって、約 20%の反射・ 散乱損失が発生するものの、高効率な光結合を実現で きる。しかし、SiN<sub>x</sub>導波路の下側のSiO<sub>2</sub>クラッド層 は、Si 基板への放射損失をなくすために数  $\mu$ mの膜厚 が必要である[23]。数  $\mu$ mの段差がある中で、SiN<sub>x</sub>光 導波路とGe 光吸収層をウェーハの同一面上に作り込 むことは容易でない。

別の光結合の方法として、図 5(b)のように Ge 層上

に SiN<sub>x</sub>導波路を形成して、Ge ヘエバネッセント結合 させる方法も考えられる (図 5(b)の計算例では、Ge 層 上の Si 保護膜を考慮した計算を行っている)。Ge は 約 4.2 の高い屈折率を有しており、SiN<sub>x</sub>導波路を伝播 した光は Ge へ結合・入射する。しかし Ge へ結合し た光は大きく屈折し、下地の Ge/Si 界面で内部全反射 せず、Si 基板へ放射される成分が多い。高効率な光結 合には、グレーティング結合などの他手法も検討する 余地がある。



図 5 SiN<sub>x</sub>光導波路と Ge 受光器の光結合領域における 光伝播のシミュレーション: (a) Butt 結合 および (b)

#### 4. 将来展望

エバネッセント結合

AlNに関しては、光導波路やMach-Zehnder 干渉計、 マイクロリング共振器を作製し、光変調器としての利 用可能性を明確化する予定である。SiN<sub>x</sub>光導波路と Ge 受光器(光-電気変換)の間の高効率光結合もさら に検討を進める予定である。

波及効果として、高強度の光を扱う導波路デバイス への応用も考えられる。Si光導波路は、光通信波長帯 の近赤外光に対して基本的には光吸収を示さないが、 1 mW 台以上の高強度光が入射されると、非線形な光 吸収(二光子吸収)が発生する。損失が大きく、利用 が困難となる。一方、SiN<sub>x</sub>や AlN を光導波路に用い ると高強度光でも二光子吸収は無視できる。波長変換 などの非線形光学現象の観測やデバイス応用にも有効 である。ディジタルコヒーレント通信の受信チップで

## Silicon-based integrated optical transmitter and receiver devices for on-chip interconnects

も高強度光(局発光)が利用される。この点において も優位性がある。

### おわりに

集積回路チップ上で光通信を行うオンチップ光配線 の実現を最終目標とし、光通信波長の1.55 µm 帯で動 作する光送受信デバイスの検討を進めた。反応性スパ ッタ法による SiN<sub>x</sub>堆積膜が光導波路(光配線)に有効 であり、光変調器(電気-光変換)材料としては反応 性スパッタ法による自発配向 AlN の有効性を示唆す る結果が得られた。今後、AlN の光デバイス化、SiN<sub>x</sub> 光導波路と Ge 受光器の間の光結合の高効率化を検討 し、有効性を明らかにする予定である。

### 用語解説

- \*1 Si 集積電子回路のプロセス技術を用いて Si 上に光 デバイスを集積する技術である。
- \*2 Si ウェーハ上に SiO<sub>2</sub> 層を介して単結晶 Si 層が形成されたウェーハである。一般にウェーハ貼り合わせにより作製される。
- \*3 膜堆積と微細加工(リソグラフィー、エッチングな ど)を駆使して、1枚の半導体基板上にデバイスを 集積することを指す。
- \*4 半導体作製プロセスの第2工程(配線工程)を指す。
- \*5 イオン化した希ガス(主に Ar)を堆積したい固体 物質(ターゲット)に衝突させて、物質を気化させ ることにより基板上に薄膜を堆積する手法をスパ ッタ(スパッタリング)という。希ガスに加えて、 ターゲット(例えば Si)と反応させたいガス(02や N2)を導入することで化合物(SiO2や SiNx)の薄膜 を形成することもでき、反応性スパッタという。
- \*6 Si 光変調器のデバイス長は、変調原理である電気 光学(E0)効果(Si 中の屈折率がキャリア濃度で変 化するキャリアプラズマ効果)により制限されてい る。

### 参考文献

[1] L. C. Kimerling, *Photonics to the Rescue: Microelectronics Becomes Microphotonics*, Electrochem. Soc. Interface 9, 28 (2000).

- [2] K. Wada, *Electronics and Photonics Convergence on Si CMOS Platform*, Proc. SPIE 5357, 16 (2004).
- [3] D. A. B. Miller, Device Requirements for Optical Interconnects to Silicon Chips, Proc. IEEE 97, 1166 (2009).
- [4] K. Ohashi et al., On-Chip Optical Interconnect, Proc. IEEE 97, 1186 (2009).
- [5] L. C. Kimerling, D. -L. Kwong, and K. Wada, Scaling computation with silicon photonics, MRS Bull. 39, 687 (2014).
- [6] M. J. R. Heck and J. E. Bowers, Energy Efficient and Energy Proportional Optical Interconnects for Multi-Core Processors: Driving the Need for On-Chip Sources, IEEE J. Sel. Top. Quantum Electron. 20, 332 (2014).
- [7] M. Wade et al., TeraPHY: A Chiplet Technology for Low-Power, High-Bandwidth In-Package Optical I/O, IEEE Micro 40, 63 (2020).
- [8] N. Psaila et al., Detachable Optical Chiplet Connector for Co-Packaged Photonics, J. Lightwave Technol. 41, 6315 (2023).
- [9] C. Minkenberg et al., Co-packaged datacenter optics: Opportunity and challenges, IET Optoelectronics 15, 77 (2021).
- [10] R. Mahajan et al., Co-Packaged Photonics For High Performance Computing: Status, Challenges And Opportunities, J. Lightwave Technol. 40, 379-392 (2022).
- [11] 例えば、S. Y. Siew et al., Review of Silicon Photonics Technology and Platform Development, J. Lightwave Technol. 39, 4374 (2021).
- [12] 例えば、S. Shekhar et al., *Roadmapping the next* generation of silicon photonics, Nat. Comm. 15, 751 (2024).
- [13] S. Park et al., Monolithic integration and synchronous operation of germanium photodetectors and silicon variable optical

Silicon-based integrated optical transmitter and receiver devices for on-chip interconnects

attenuators, Opt. Express 18, 8412 (2010).

- [14] Y. Ishikawa and K. Wada, Germanium for silicon photonics, Thin Solid Films 518, S83 (2010).
- [15] H. Nishi et al., Monolithic integration of a silica AWG and germanium photodiodes on silicon photonic platform for one-chip WDM receiver, Opt. Express 20, 9312 (2012).
- [16] K Yamada et al., High-performance silicon photonics technology for telecommunications applications, Sci. Technol. Adv. Mater. 15, 024603 (2014).
- [17] D. Thomson et al., *Roadmap on silicon photonics*, J. Opt. 8, 073003 (2016).
- [18] Q. Cheng et al., Recent advances in optical technologies for data centers: a review, Optica 5, 1354 (2018).
- [19] N. Margalit et al., Perspective on the future of silicon photonics and electronics, Appl. Phys. Lett. 118, 220501 (2021).
- [20] M. Glick, L. Liao, and K. Schmidtke, *Integrated Photonics for Data Communication Applications* (Elsevier, Amsterdam, 2023).
- [21] Q. Fang et al., Low Loss (~6.45 dB/cm) Sub-Micron Polycrystalline Silicon Waveguide Integrated with Efficient SiON Waveguide Coupler, Opt. Express 16, 6425 (2008).
- [22] Z. Zhang et al., A New Material Platform of Si Photonics for Implementing Architecture of Dense Wavelength Division Multiplexing on Si Bulk Wafer, Sci. Technol. Adv. Mater. 18, 283 (2017).
- [23] R. Tsuchiya et al., Low-Loss Hydrogen-Free SiN<sub>x</sub> Optical Waveguide Deposited by Reactive Sputtering on a Bulk Si Platform, IEEE J. Sel. Top. Quantum Electron. 28, 4400109 (2022).
- [24] K. Li et al., An integrated CMOS-silicon photonics transmitter with a 112 gigabaud transmission and picojoule per bit energy efficiency, Nat. Electron. 6, 910(2023).

- [25] C. Xiong et al., Aluminum nitride as a new material for chip-scale optomechanics and nonlinear optics, New J. Phys. 14, 095014 (2012).
- [26] M. Dong et al., High-speed programmable photonic circuits in a cryogenically compatible, visible-near-infrared 200 mm CMOS architecture, Nat. Photon. 16, 59 (2022).
- [27] C. Xiong et al., Low-Loss, Silicon Integrated, Aluminum Nitride Photonic Circuits and Their Use for Electro-Optic Signal Processing, Nano Lett. 12, 3562 (2012).
- [28] S. Zhu and G. Q. Lo, Aluminum nitride electrooptic phase shifter for backend integration on silicon, Opt. Express 24, 12501 (2016).
- [29] P. Graupner et al., Electro- optical effect in aluminum nitride waveguides, J. Appl. Phys. 71, 4136 (1992).
- [30] X. Wu et al., Effects of rapid thermal annealing on aluminum nitride waveguides, Opt. Mater. Express 10, 3073 (2020).

この研究は、令和2年度SCAT研究助成の対象として採用され、令和3~5年度に実施されたものです。